Константин, спасибо за ответ.
Основные сигналы для расширения я брал с контактов Z-Connector(5 страница схем) а не с контактов микросхем.
Вместо D14-13 (OUTIORQ) он же D20-20 я взял D53-6 (2012 - /IORQ2) насколько это правильно? Что дает ЛЛ1 для этого сигнала, кроме задержки, и насколько это критично?
Ниже часть доработки на запрет записи в память по нижней 1/4 адресов?
D9-8 (Ленинград) = DD9-8 (2012)
D10-13 (Ленинград) = DD46-4 (2012) – сигнал SEG00
Я попробовал её добавить но с ней тесты памяти не прошли. Убрал и тесты памяти пошли, но программы загружаются со сбоем. Думал, что автор 2012 заранее сделал эту доработку, хотя в схемах я её не нашел.
И только сегодня, после просмотра схем, я нашел свою ошибку при добавлении. Вместо DD40-3 (вход сигнала SEG00) припаял к DD40-2.
ПС Думаю, что автор 2012 первоначально предусматривал основное расширение памяти с добавлением микросхем памяти вместо замены. Отсюда наличие J9 для CAS и отсутствие J для сигнала WE
вторник, 27 февраля 13:05:20 2018